| Foltedd llwyth L+ |
- Gwerth graddedig (DC)
- Amddiffyniad polaredd gwrthdro
| 24 VYes |
| Mewnbwn cerrynt |
| o foltedd llwyth L+ (heb lwyth), uchafswm. | 340 mA |
| o fws y cefnflân 5 V DC, uchafswm. | 100 mA |
| Colli pŵer |
| Colli pŵer, nodweddiadol. | 6 W |
| Allbynnau analog |
| Nifer yr allbynnau analog | 8 |
| Allbwn foltedd, amddiffyniad cylched byr | Ie |
| Allbwn foltedd, cerrynt cylched byr, uchafswm. | 25 mA |
| Allbwn cyfredol, foltedd dim llwyth, uchafswm. | 18 V |
| Ystodau allbwn, foltedd |
| • 0 i 10 V | Ie |
| • 1 V i 5 V | Ie |
| • -10 V i +10 V | Ie |
| Ystodau allbwn, cerrynt |
| • 0 i 20 mA | Ie |
| • -20 mA i +20 mA | Ie |
| • 4 mA i 20 mA | Ie |
| Impedans llwyth (yn yr ystod allbwn graddedig) |
| • gydag allbynnau foltedd, min. | 1 kQ |
| • gydag allbynnau foltedd, llwyth capacitive, uchafswm. | 1 pF |
| • gydag allbynnau cyfredol, uchafswm. | 500 Q |
| • gydag allbynnau cerrynt, llwyth anwythol, uchafswm. | 10 mH |
| Hyd y cebl |
| • wedi'i gysgodi, uchafswm. | 200 m |
| Cynhyrchu gwerth analog ar gyfer yr allbynnau |
| Amser/datrysiad integreiddio a throsi fesul sianel |
| • Datrysiad gyda gor-amrediad (bit gan gynnwys arwydd), uchafswm. | 12 did; ±10 V, ±20 mA, 4 mA i 20 mA, 1 V i 5 V: 11 did + arwydd; 0 V i 10 V, 0 mA i 20 mA: 12 did |
| • Amser trosi (fesul sianel) | 0.8 ms |
| Amser setlo |
| • ar gyfer llwyth gwrthiannol | 0.2 ms |
| • ar gyfer llwyth capacitive | 3.3 ms |
| • ar gyfer llwyth anwythol | 0.5 ms; 0.5 ms (1 mH); 3.3 ms (10 mH) |